研究発表
公開件数:172件
No. 研究発表種別 タイトル 会議名/掲載誌名 巻号頁
または発表番号
査読の有無 講演者 開催年月日 URL
1 学会口頭発表
First Experimental Confirmation of Ultralow Voltage Rectification by Super Steep Subthreshold Slope “PN-Body Tied SOI-FET” for High Efficiency RF Energy Harvesting and Ultralow Voltage Sensing
IEEE S3S Conference
SESSION 10-4

S. Momose, J. Ida, T. Yamada, T. Mori, K. Itoh, K. Ishibashi
and Y. Arai
2018/10/16
URL
2 学会口頭発表
A 65nm SOTB Based-On Code-Modulated Synchronized-OOK Transmitter for Normally-OFF Wireless Sensor Networks
集積回路研究会(ICD)
*/ *

Van-Trung Nguyen、Ryo Ishikawa、koichiro Ishibashi
2018/08/07

3 学会口頭発表
急峻なSSを持つ"PN-body Tied SOI-FET"を使ったごく低電圧整流実験
集積回路研究会(ICD)
*/ *

百瀬 駿 井田次郎 山田拓弥 森 貴之 伊東健治 石橋孝一郎 
新井康夫
2018/08/07

4 学会口頭発表
"Wireless and Low-Power Water Quality Monitoring
Beat Sensors For Agri and Acqua-Culture
IoT Applications"
ECTI-COM2018
*/ *

Duangchak Manyvone, Ryohei Takitoge, and Koichiro Ishibashi
2018/07/18

5 学会口頭発表
Dengue Fever Detecting System Using Peak-Detection of Data from Contactless Doppler Radar
EMBC'2018
*/ *

"Yang XiaoFeng
Ishibashi, Koichiro
Sun, Guanghao"
2018/07/17

6 学会口頭発表
Continuous Cuffless Systolic Blood Pressure Monitoring Scheme Using PPG Sensor and Doppler Radar
EMBC'2018
*/ *

"Ohata,Tomoyuki ,Ishibashi Koichiro ,Sun Guanghao"
2018/07/17

7 学会口頭発表
Rectification of Small Voltage Signal by Super Steep Subthreshold Slope "PN-Body Tied SOI FET" for RF Energy Harvesting
TJMW2018
*/ *

Takuya Yamada, Jiro Ida, Takayuki Mori, ShunMomose,
Yasunori Tsuchiya, Kenji Itoh, KoichiroIshibashi
2018/06/27

8 学会口頭発表
"Cross-couple DTMOS Rectifier with Floating sub-circuit using 65nm SOTB
CMOS technology for uW RF Energy Harvesting"
TJMW2018
*/ *

Shiho TAKAHASHI、 Thuy-Linh NGUYEN 、 Yasuo SATO、Koichiro ISHIBASHI
2018/06/27

9 学会口頭発表
PPG とドップラーレーダを用いた収縮期血圧のカフレス連続測定
57回生体医工学会
*/ *

大畠 知之,石橋 孝一郎 ,孫 光鎬
2018/06/19

10 学会口頭発表
"エネルギーハーベスティングセンサネットワーク向け
ナノワット級外温度センサ回路"
電子情報通信学会 ASM研究会
*/ *

新居 慎也、石橋 孝一郎
2018/01/30

11 学会口頭発表
"エネルギーハーベ スティングBeat Sensorとその特性
~ 低コスト・小型・高精度IoTセンサの実現 ~"
電子情報通信学会 ASM研究会
*/ *

石橋孝一郎・瀧峠 良平
2018/01/30

12 学会口頭発表
Implementation of Condition-Aware Receiver-Initiated MAC Protocol to Realize Energy-Harvesting Wireless Sensor Networks,
IEEE-CCNC 2018
*/ *

Tatsuhiro Kawaguchi, Ryo Tanabe, Ryohei Takitoge, Koichiro Ishibashi and Koji Ishibashi
2018/01/12

13 学会口頭発表
Energy-Aware Receiver-Driven Medium Access Control Protocol for Wireless Energy-Harvesting Sensor Networks
CCNC2018
1月13日 / Track3

Ryo Tanabe ,Tatsuhiro Kawaguchi, ,Ryohei Takitoge , Koichiro Ishibashi
Koji Ishibashi
2018/01/12

14 学会口頭発表
Short Time and Contact-Less Virus Infection Screening System with Discriminate Function Using Doppler Radar
BIC-TA 2017
Paper ID 33

Xiaofeng Yang, Koichiro Ishibashi, Toshiaki Negishi, Tetsuo Kirimoto, Guanghao Sun
2017/12/01

15 学会口頭発表
LOW-POWER ENHANCED TEMPERATURE BEAT SENSOR WITH LONGER COMMUNICATION DISTANCE
BY DATA-RECOVERY ALGORITHM
IEEE Sensors2017
A-9-289

Ryohei Takitoge, Masataka Kishi, Koichiro Ishibashi
2017/10/29

16 学会口頭発表
Gate Controlled Diode Characteristics of Super Steep Subthreshold Slope PNBody
Tied SOI-FET for High Efficiency RF Energy Harvesting
IEEE S3S Conference
SESSION 4-3

S. Momose, J. Ida, T. Mori, T. Yoshida, J. Iwata, T. Horii, T. Furuta
, K. Itoh, K.Ishibashi, Y. Arai
2017/10/16
URL
17 学会口頭発表
A 0.148nJ/conversion 65nm SOTB Temperature Sensor LSI Using ThermistorDefined
Current Source
IEEE S3S CONFERENCE
SESSION 21-4

Shinya. Nii, Koichiro. Ishibashi
2017/10/16
URL
18 学会口頭発表
DC Current Beat: Wireless and Non-invasive DC Current Sensing Scheme
Eurosensors 2017
1211

K. Ishibashi, M. Serizawa, R. Takitoge, S. Ishigaki, T.
Ishige
2017/09/03
URL
19 学会口頭発表
急峻なSSを持つPN-Body Tied SOI FETを用いた高効率RFエネルギーハーベスティング用Gate Controlled Diodeの特性
電子情報通信学会、集積回路研究会
117/ 167

百瀬 駿・井田次郎・森 貴之・吉田貴大・岩田潤平・堀井隆史・古田貴大・山田拓弥・高松大地・伊東健治・石橋孝一郎・新井康夫
2017/07/31
URL
20 学会口頭発表
Non-contact Acquisition of Respiration and Heart Rates Using
Doppler Radar with Time Domain Peak-detection Algorithm
EMBC ’17
ThDT17-06.4

Xiaofeng Yang, Guanghao Sun, Koichiro Ishibashi,
2017/07/11
URL
21 学会口頭発表
RF Characteristics of SOTB Devices for GHz Frequency
Applications
TJMW2017
FR1-23

Nguyen Van Trung、Koichiro Ishibashi
2017/06/14
URL
22 学会口頭発表
ドップラーレーダを用いた時間領域ピーク検出アルゴリズムによる呼吸と心拍の非接触測定
第56回日本生体医工学会大会
We.OS-4.2 生体信号計測・解釈

楊 小鳳、石橋孝一郎
2017/05/03
URL
23 学会口頭発表
IoT Sensor technologies and Applications in ASEAN Region
IUUWS2017
Workshop Day 2: March 28

Koichiro Ishibashi, Tran Ngoc Thinh, Guanghao Sun
2017/03/27
URL
24 学会口頭発表
同期通信MACプロトコルによるセンサノードの低電力化の検討
電子情報通信学会、スマート無線研究会


石垣翔平,石橋孝一郎
2017/01/19
URL
25 学会口頭発表
Temperature Beat: Persistent and Energy Harvesting Wireless Temperature Sensing Scheme
IEEE SENSORS 2016
1796

Ryohei Takitoge, Shohei Ishigaki, Tsuyoshi Ishige, Koichiro Ishibashi
2016/11/02

26 学会口頭発表
Evaluation of Applying Spectrum Spreading to Synchronized-OOK
Modulation Scheme
IWMST-2016
Parallel Workshop 1、November 1

Nguyen Van TRUNG, KOICHIRO Ishibashi
2016/10/31

27 学会口頭発表
Design of -30dBm Sensitivity and Sub 10nW Wake-up Receiver for Wireless Sensor Networks Using Body Boost on 65nm SOTB Technology
ATC2016
***

Tsuyoshi Ishige, Koichiro Ishibashi
2016/10/13

28 学会口頭発表
エナジーハーベスティング向けシュミット・トリガ付きLDO回路
電子情報通信学会 ソサエティ大会
C-12-16

高橋史帆、石橋孝一郎
2016/09/22

29 学会口頭発表
ドップラーレーダーとArduinoによるローコスト・小型非接触心拍・呼吸計測システムの開発
生体医工学シンポジウム2016
1P-5-3

楊小鳳、石橋孝一郎、孫光鎬
2016/09/17

30 学会口頭発表
ベトナムエビ養殖場水質モニターから見たIoTの課題と効果
電子情報通信学会 総合大会 2016
CK-3-3

石橋孝一郎
2016/03/16

31 学会口頭発表
間欠動作センサネットワークシステムにおける低電力同期通信方式の検討
電子情報通信学会 総合大会 2016
B-18-32

石垣翔平、石橋孝一郎
2016/03/16

32 学会口頭発表
SOTB MOSFETを用いた低電力マイクロコントローラの動的基板バイアス制御機構の実装と予備評価
電子情報通信学会 デザインガイヤ
電子情報通信学会 デザインガイヤ

奥原 颯・小出知明・Johannes maximilian kuehn・Akram Ben Ahmed・石橋孝一郎・天野英晴
2015/12/02

33 学会口頭発表
論理回路の極低電力動作を実現する基板バイアス発生回路
電子情報通信学会 デザインガイヤ
電子情報通信学会 デザインガイヤ

小出知明・石橋孝一郎・杉井信之
2015/12/02

34 学会口頭発表
センサネットワークによるベトナムえび養殖場水質モニター
電子情報通信学会 ICD研究会
電子情報通信学会 ICD研究会

石橋孝一郎
2015/11/26

35 学会口頭発表
A 400mV 0.59mW Low-power CAM-based Pattern Matching System on 65nm SOTB Process
TENCON 2015
847

Duc-Hung Le, Nobuyuki Sugii, Shiro Kamohara, Hong-Thu Nguyen, Koichiro Ishibashi, Cong-Kha Pham
2015/11/01

36 学会口頭発表
SOTB Technology, which Enables Perpetually Reliable CPU for IoT Applications
Fourth Berkeley Symposium on Energy Efficient Electronic Systems
Pages: 1 - 3, DOI: 10.1109/E3S

K. Ishibashi, N. Sugii, K. Kobayashi, T. Koide, H. Nagatomi and S. Kamohara
2015/10/01

37 学会口頭発表
Power Beat: A Low‐cost and Energy Harvesting Wireless Electric Power Sensing Scheme for BEMS
ICBEST 2015
ICBEST 2015/ Technical Session 2

Shohei Ishigaki and Koichiro Ishibashi
2015/08/31

38 学会口頭発表
Design of a Low-power Fixed-point 16-bit Digital Signal
Processor Using 65nm SOTB Process
2015 IEEE International Conference on Integrated Circuit Design and Technology
(ICICDT)
120

Le, Duc-Hung; Sugii, Nobuyuki; Kamohara, Shiro; Nguyen,
Xuan-Thuan; Ishibashi, Koichiro; Pham, Cong-Kha
2015/06

39 学会口頭発表
くし歯型MEMS共振器の共振特性と蓄積エネルギー
電子情報通信学会2015総合大会
C-10-9

永村真也・石毛剛志・石橋孝一郎
2015/03/11

40 学会口頭発表
ルーターの間欠動作によるセンサネットワークシステムの低電力化
電子情報通信学会2015総合大会
A-1-6

諸橋翔太朗・石橋孝一郎・床井義之・伊良皆千里
2015/03/10

41 学会口頭発表
ZigBeeを用いたセンサネットワークシステム用エナジーハーベスト電源システムの設計法
電子情報通信学会2015総合大会
A-1-5

綿引 亮・石橋孝一郎・Hieu V. Bui・Thinh N. Than
2015/03/10

42 学会口頭発表
Low Power Channel Scanning with Contiki's IPv6 Stack for Wireless Sensor Network
ACOMP 2014
ACOMP 2014

Tran Ngoc Thinh, Tu Nguyen, Bui Van Hiev, Koichiro Ishibashi
2014/11/20

43 学会口頭発表
A 0.75V 0.574mW 2.16GHz - 3.2GHz Differential Multipass
Ring Oscillator on 65nm SOTB CMOS Technology
ICDV 2014
ICDV 2014

Minh-Thien Hoang, Nobuyuki Sugii,
Koichiro Ishibashi
2014/11/14

44 学会口頭発表
A CARD SIZE ENERGY HARVESTING ELECTRIC POWER SENSOR FOR IMPLEMENTING EXISTING ELECTRIC APPLIANCES INTO HEMS
IEEE SENSORS 2014
IEEE SENSORS 2014

Yuki Tsunoda, Chikara Tsuchiya, Yuji Segawa, Hajime Sawaya, Minoru Hasegawa, Koichiro Ishibashi
2014/11/02

45 学会口頭発表
Design of a Low-power Fixed-point 16-bit Digital Signal Processor Using 65nm SOTB Process
IEEE Region 10 ATC 2014
IEEE Region 10 ATC 2014

Duc-Hung Le, N. Sugii, S. Kamohara, H. Oda, K. Ishibashi, Cong-Kha Pham
2014/10

46 学会口頭発表
A 53μW -82dBm Sensitivity 920MHz OOK Receiver Design Using Bias Switch Technique on 65nm SOTB CMOS Technology
2014 IEEE S3S Conference
2b.3

H.M. Thien, N. Sugii, K. Ishibashi
2014/10/07

47 学会口頭発表
A 36nA Thermal Run-away Immune VBB Generator Using Dynamic Substrate Controlled Charge Pump for Ultra Low Sleep Current Logic on 65nm
2014 IEEE S3S Conference
2b.2

H. Nagatomi, N. Sugii, S. Kamohara, K. Ishibashi
2014/10/07

48 学会口頭発表
A Perpetuum Mobile 32bit CPU on 65nm SOTB CMOS Technology with Reverse-Body-Bias Assisted Sleep Mode
Hot Chips 2014
Hot Chips 2014

S. Kamohara, N. Sugii, K. Ishibashi, K. Usami,
H. Amano4, K. Kobayashi5, and Cong-Kha Pham
2014/08

49 学会口頭発表
IoT時代の高効率エレクトロニクスに向けた薄膜BOX-SOI(SOTB)CMOSの超低電圧動作回路およびデバイス技術
応用物理学会 シリコンテクノロジー分科会
応用物理学会 シリコンテクノロジー分科会

蒲原史朗、杉井信之、山本芳樹、槇山秀樹、山下朋弘、長谷川拓実、岡西忍、柳田博史、門島勝、前川径一、三谷仁、山縣保司、尾田秀一、山口泰男、石橋孝一郎、天野英晴、宇佐美公良、小林和淑、水谷朋子、平本俊郎
2014/08/08

50 学会口頭発表
A Perpetuum Mobile 32bit CPU with 13.4pJ/cycle, 0.14μA Sleep Current using Reverse-Body-Bias Assisted 65nm SOTB CMOS
電子情報通信学会 シリコン材料・デバイス研究会
電子情報通信学会 シリコン材料・デバイス研究会

K. Ishibashi, N. Sugii, K. Usami, H. Amano, K. Kobayashi, Cong-Kha Pham, H. Makiyama, Y. Yamamoto, H. Shinohara, T. Iwamatsu, Y. Yamaguchi, H. Oda, T. Hasegawa, S. Okanishi, H. Yanagita
2014/08/04

51 学会口頭発表
A Perpetuum Mobile 32bit CPU with 13.4pJ/cycle, 0.14μA Sleep Current using Reverse Body Bias Assisted 65nm SOTB CMOS
Cool Chips XVII
Cool Chips XVII

Koichiro Ishibashi, Nobuyuki Sugii, Kimiyoshi Usami, Hideharu Amano, Kazutoshi Kobayashi, Cong-Kha Pham, Hideki Makiyama, Yoshiki Yamamoto, Hirofumi Shinohara, Toshiaki Iwamatsu, Yasuo Yamaguchi, Hidekazu Oda, Takumi Hasegawa, Shinobu Okanishi, Hiroshi Yanagita, Shiro Kamohara, Masaru Kadoshima, Keiichi Maekawa, Tomohiro Yamashita, Duc-Hung Le, Takumu Yomogita, Masaru Kudo, Kuniaki Kitamori, Shuya Kondo, Yuuki Manzawa
2014/04/16

52 学会口頭発表
エナジーハーベストセンサネットワーク向け低電力pH測定法
電子情報通信学会 2014年総合大会
電子情報通信学会 2014年総合大会講演論文集

綿引 亮、石橋孝一郎、Hieu V. Bui
2014/03/19

53 学会口頭発表
Suppression of Die-to-Die Delay Variability of Silicon on Thin Buried Oxide (SOTB) CMOS Circuits by P/N Control with Back for Ultralow 0 4 Operation
2013 IEDM Technical Program
2013 IEDM Technical Program

H.Makiyama, Y. Yamamoto, H. Shinohara, T. Iwamatsu, H. Oda, N. Sugii, K. Ishibashi, T. Mizutani, T. Hiramoto, Y. Yamaguchi
2013/12

54 学会口頭発表
An ultra-low power LNA design using SOTB CMOS devices
2013 Thailand-Japan Micro Wave (TJMW2013)
2013 Thailand-Japan Micro Wave, 2013 Thailand-Japan MicroWave (TJMW2013)

Hoang Minh Thien, Koichiro Ishibashi
2013/12

55 学会口頭発表
A 4pA/Gate Sleep Current 65nm SOTB Logic Gates Using
On-chip VBB Generator for Energy Harvesting Sensor
The 2013 International Conference on Integrated Circuits, Design, and Verification (ICDV 2013)
The 2013 International Confere

Hiroki Nagatomi, Le Duc-Hung,
Cong-Kha Pham, Nobuyuki Sugii,
Shirou Kamohara, Toshiaki
Iwamatsu and Koichiro Ishibashi
2013/11

56 学会口頭発表
Vmin=0.4 V LSIs are the real with Silicon-on-Thin-Buried-Oxide (SOTB) —
IEEE S3S Conference
IEEE S3S Conference

N. Sugii, T. Iwamatsu, Y. Yamamoto, H. Makiyama, H. Shinohara, H. Oda, S. Kamohara,
Y. Yamaguchi, K. Ishibashi, T. Mizutani, and T. Hiramoto
2013/10

57 学会口頭発表
A 44NW/10MHz Minimum Power Operation of 50K Logic Gate using 65nm SOTB Devices
2013 SOI-3DI Subthreshold Microelectronics Technology Unified Conference
IEEE S3S Conference

S. Morohashi, N. Sugii, T. Iwamatsu, S. Kamohara, Y. Kato, C-K. Pham1 and K. Ishibashi;
1The University of Electro Communications, Japan, 2Low-Power Electronics Association & Project
PAGE 19
2013/10

58 学会口頭発表
Speed Enhancement at
Vdd = 0.4 V and Randam
τpd Variability Reduction
of Silicon on Thin Buried
Oxide (SOTB)
International Solid-State Devices and Materials
International Solid-State Devi

H. Makiyama, Y.
Yamamoto, H. Shinohara,
T. Iwamatsu, H. Oda, N.
Sugii, K. Ishibashi and Y.
Yamaguchi
2013/09

59 学会口頭発表
既存電気機器電力測定のためのカード型電力センサ
電子情報通信学会2013年総合大会
C-5-11

角田祐樹、堀川哲也、城野遼太、綿引 亮、石橋孝一郎
2013/03/21

60 学会口頭発表
カンチレバー型MEMS共振器の設計
電子情報通信学会2013年総合大会
C-5-12

日下部圭佑、井上雄策、長谷川翔一、石橋孝一郎
2013/03/21

61 学会口頭発表
An On-Chip 250 mA 40 nm CMOS Digital LDO Using Dynamic Sampling Clock Frequency Scaling with Offset-Free TDC-Based Voltage Sensor
25th IEEE International System-on-Chip Conference


Kazuo Otsuga, Masafumi Onouchi, Yasuto Igarashi, Toyohito Ikeya, Sadayuki Morita, Koichiro Ishibashi*, and Kazumasa Yanagisawa
2012/09

62 学会口頭発表
低電圧・低電力化技術の最新動向
電子情報通信学会2012年ソサエティ大会
CT-2-1

石橋孝一郎
2012/09/13

63 学会口頭発表
Sleep Mode Implementation to ZigBee Router Devices for
Wireless Sensor Networks
The 3rd IEICE International Conference on Integrated Circuits and Devices in Vietnam (ICDV 2012)
137-142, 137-142

Ryouta SHIRONO, VU Trong Thien, Kohichiro ISHIBASHI
2012/08

64 学会口頭発表
薄膜MOSトランジスタを用いた40nm CMOS高速応答デジタルLDOレギュレータ
電子情報通信学会技術研究報告


小野内雅文・大津賀一雄・五十嵐康人・池谷豊人・森田貞幸・石橋孝一郎・柳沢一正
2012/08

65 学会口頭発表
スケーリング則から見た低電力技術とその方向
電子情報通信学会技術研究報告[集積回路]
ICD-2011-136

石橋孝一郎
2012/01/19

66 学会口頭発表
A 1.39-V input fast-transient-response digital LDO composed of low-voltage MOS transistors in 40-nm CMOS process
IEEE A-SSCC 2011
37-40

Onouchi, M.; Otsuga, K.; Igarashi, Y.; Ikeya, T.; Morita, S.; Ishibashi, K.; Yanagisawa, K.
2011/11

67 学会口頭発表
On-chip resonant supply noise reduction utilizing switched parasitic capacitors of sleep blockes with trimode power gating structure
37th. European Solid-State Circuits Conference
ESSCIRC 2011, 183-186

K. Jinmyoung, T. Nakura, H. Takata, K. Ishibashi, K. Ikeda, and K. Asada
2011/09

68 学会口頭発表
Decoupling Capacitance Boosting for On-Chip
Resonant Supply Noise Reduction
2011 IEEE 14th International Symposium on Design and Diagnostics of Electronic Circuits and Systems
14, 111-114

Jinmyoung Kim, Toru Nakura, Hidehiro Takata, Koichiro Ishibashi, Makoto Ikeday and Kunihiro Asada
2011/04

69 学会口頭発表
LSI industry requirement to SOI for mobile applications
the 3rd FDSOI Workshop


K. Ishibashi
2010

70 学会口頭発表
Resonant supply noise canceller utilizing parasitic capacitance of sleep blocks
VLSI Circuits symposium 2010
2010, p.p. 119-120

J. Kim, T. Nakura, H. Takata, K. Ishibashi, M. Ikeda, K. Asada
2010

71 学会口頭発表
A low-power wide-range clock synchronizer with predictive-delay-adjustment scheme for continuous voltage scaling in DVFS control
A-SSCC 2009
p.p. 85-88

M. Onouchi, Y. Kanno, M. Saen, S. Komatsu, Y. Yasu, K. Ishibashi
2009

72 学会口頭発表
Dynamic voltage boost (DVB) method for improving power integrity of low-power multi-processor SoCs
VLSI Circuit Symposium
Digest, p.p. 148-149

Y. Kanno, K. Yoshizumi, Y. Yasu, K. Ishibashi, H. Mizuno
2008

73 学会口頭発表
Hot-CarrierAC Lifetime Enhancement due to Wire Resistance Effect (WRE) in 45nm CMOS Circuits
SSDM 2008
SSDM 2008

N. Mizuguchi, K. Takeuchi, H. Tobe, P. Lee and K. Ishibashi
2008/09

74 学会口頭発表
A 1.92μs-Wake-Up Time Thick-Gate-Oxide Power Switch Technique for Ultra Low-Power Single- Chip Mobile Processors
VLSI Circuit Symposium 2007
Digest, p.p. 128-129

K. Fukuoka, O. Ozawa, R. Mori, Y. Igarashi, T. Sasaki, T. Kuraishi, Y. Yasu and K. Ishibashi
2007

75 学会口頭発表
A 1.92μs-Wake-Up Time Thick-Gate-Oxide Power Switch Technique for Ultra Low-Power Single- Chip Mobile Processors
VLSI Circuit Symposium 2007
Digest, p.p. 128-129

K. Fukuoka, O. Ozawa, R. Mori, Y. Igarashi, T. Sasaki, T. Kuraishi, Y. Yasu and K. Ishibashi
2007

76 学会口頭発表
A 65-nm embedded SRAM with Wafer Level Burn-in Mode, Leak-bit Redundancy and E-trim Fuse for Known Good Die
ISSCC 2007
27.2, 27.2-

S. Ohbayashi, M. Yabuuchi, Y. Oda, S. Imaoka, K. Usui, T. Yonezu, T. Iwamoto, K. Nii, Y. Tsukamoto, M. Arakawa, T. Uchida, M. Okada, A. Ishii, H. Makino, K. Ishibashi, and H. Shinohara
2007

77 学会口頭発表
Adaptive Design of SRAM Memory Cells
2007 IEDM
2007 IEDM

K. Ishibashi
2007

78 学会口頭発表
厚膜MOS電源スイッチを用いた高速電源遮断技術によるモバイルプロセッサの低電力化
電子情報通信学会技術研究報告[シリコン材料・デバイス]
SCM2007-153

福岡一樹、小澤治、森涼、五十嵐康人、佐々木敏夫、倉石孝、安義彦、石橋孝一郎
2007/08/23

79 学会口頭発表
SOCを低電力化する回路技術とデバイスモデルの課題
電子情報通信学会技術研究報告[シリコン材料・デバイス]
SDM2006-220

石橋孝一郎、大林茂樹、永久克己、谷沢元昭、塚本康正、長田健一、宮崎裕行、山岡雅直
2007/01/26

80 学会口頭発表
Circuit Technologies for Reducing the Power of SOC and Issues on Transistor Models
2006 International Electron Divices Meeting
Digest, p.p.199-202.

Koichiro Ishibashi, Shigeki Ohbayashi, Katsumi Eikyu, Motoaki Tanizawa, Yasumasa Tsukamoto, Kenichi Osada, Masayuki Miyazaki, and Masanao Yamaoka
2006

81 学会口頭発表
Low power SOC design using partial-trench-isolation ABC SOI (PTI-ABC SOI) for sub-100-nm LSTP technology
Symp. VLSI Circuits 2006
Dig., pp. 186- 187

Osamu Ozawa, Kazuki Fukuoka, Yasuto Igarashi, Takashi Kuraishi, Yosihiko Yasu, Yukio Maki, Takashi Ipposhi, Toshihiko Ochiai, Masayoshi Shirahata, Koichiro Ishibashi
2006

82 学会口頭発表
A 65nm SoC Embedded 6T-SRAM Design for Manufacturing with Read and Write Cell Stabilizing Circuits
VLSI Circuit Symposimu 2006
Digest, p.p. 20-21

S. Ohbayashi, M. Yabuuchi, K. Nii, Y. Tsukamoto, S. Imaoka, Y. Oda, M.Igarashi, M. Takeuchi, H. Kawashima, H. Makino, Y. Yamaguchi, K. Tsukamoto,M. Inuishi, H. Makino, K. Ishibashi and H. Shinohara
2006

83 学会口頭発表
A 65nm Ultra-High-Density Dual-port SRAM with 0.71um2 8T-cell for SoC
VLSI Circuit Symposium 2006
Digest, p.p. 162-163

K. Nii, Y. Masuda, M. Yabuuchi, Y. Tsukamoto, S. Ohbayashi, S. Imaoka, M. Igarashi, K. Tomita, N. Tsuboi, H. Makino, K. Ishibashi and H. Shinohara
2006

84 学会口頭発表
0.5V asymmetric three-Tr. cell (ATC) DRAM using 90nm generic CMOS logic process
Symp. VLSI Circuits 2005
Dig., pp. 366- 369

Motoi Ichihashi, Haruki Toda, Yasuo Itoh, Koichiro Ishibashi
2005

85 学会口頭発表
低消費電力プロセッサ 回路技術とその動向
the Annual Symposium on Advanced Computing Systems and Infrastructures
2005 SACSIS

K. Ishibashi
2005

86 学会口頭発表
オンチップメモリの低電力化と微細化への挑戦
第9回システムLSIワークショップ
Digest

石橋孝一郎
2005

87 学会口頭発表
Worst-case analysis to obtain stable read/write DC margin of high density 6T-SRAM-array with local Vth variability
ICCAD 2005
398-405

Yasumasa Tsukamoto, Koji Nii, Susumu Imaoka, Yuji Oda, Shigeki Ohbayashi, Tomoaki Yoshizawa, Hiroshi Makino, Koichiro Ishibashi, Hirofumi Shinohara
2005

88 学会口頭発表
論理回路の低電力技術とボディーゲーティング法の提案
SEMI FORUM JAPAN 2004, プロセスデバイス技術セミナー


石橋孝一郎
2004

89 学会口頭発表
A soft-error hardened latch scheme for SoC in a 90nm technology and beyond
2004 IEEE Custom Integrated Circuits Conference
2004 IEEE Custom Integrated Ci

Yoshihide Komatsu, Yukio Arima, Tetsuya Fujimoto, Takahiro Yamashita, Koichiro Ishibashi
2004/05

90 学会口頭発表
Cosmic-ray immune latch circuit for 90nm technology and beyond
IEEE International Solid-State Circuits Conference
vol. XVII, pp. 492- 493

Yukio Arima, Takahiro Yamashita, Yoshihide Komatsu, Tetsuya Fujimoto, Koichiro Ishibashi
2004/02

91 学会口頭発表
An on-chip active decoupling circuit to suppress crosstalk in deep sub-micron CMOS mixed-signal SoCs
IEEE International Sold-State Circuits Conference
vol. XVII, pp. 160- 161

Toshiro Tsukada, Yasuyuki Hashimoto, Kohji Sakata, Hiroyuki Okada, Koichiro Ishibashi
2004/02

92 学会口頭発表
Low Power Technology Development at STARC
The Second International Workshop on Nanoelectronics for Terra-bit Information Processing
The Second International Works

Koichiro Ishibashi
2004/01

93 学会口頭発表
論理回路のソフトエラー:低電力LSIの新しい課題
STRJ2003年度ワークショップ
STRJ2003年度ワークショップ

石橋孝一郎
2003

94 学会口頭発表
Low power SoC project at STARC: low voltage and high speed digital and analog circuits
Seminar @IMEC
Seminar @IMEC

K. Ishibashi
2003/11/07

95 学会口頭発表
Low Power SoC Project in STARC
2003 International Symp. on VLSI technology, Systems and Applications
Proceedings, pp.180-183

K. Ishibashi and T. Yamashita
2003/10

96 学会口頭発表
Offset calibrating comparator array for 1.2-V, 6-bit, 4-Gsample/s flash ADCs using 0.13-um generic CMOS technology
Proceedings of the 29th European Solid-State Circuits Conference
pp. 711- 714

Hiroyuki Okada, Yasuyuki Hashimoto, Kohji Sakata, Toshiro Tsukada, Koichiro Ishibashi
2003/09

97 学会口頭発表
デバイス・回路技術者協議:ゲートリーク問題は誰が解くか?
電子情報通信学会技術研究報告[シリコン材料・デバイス]
SDM2003-146

石橋孝一郎、野瀬浩一、若林整、小林胤雄、杉井寿博、黒田忠広、高柳万里子
2003/08/22

98 学会口頭発表
低電力SoCを目指すSTARCの低電力技術開発
電子情報通信学会技術研究報告[シリコン材料・デバイス]
SDM2003-127

石橋孝一郎、藤本徹哉、岡田博之、山下高廣
2003/08/21

99 学会口頭発表
A9μW 50MHz 32b Adder Using a Self-Adjusted Forward Body Bias in SoCs
電子情報通信学会技術研究報告[集積回路]
ICD2003-36

石橋孝一郎、山下高廣、有馬幸生、峯松勲、藤本徹哉
2003/05/29

100 学会口頭発表
16.7A/cell Tunnel-Leakage-Suppressed 16Mb SRAM for Handling Cosmic-Ray-Induced Multi-Errors
電子情報通信学会技術研究報告[集積回路]
ICD2003-24

長田健一、斉藤良和、石橋孝一郎
2003/05/28

101 学会口頭発表
A 9μW 50MHz 32b adder using a self-adjusted forward body bias in SoCs
IEEE International Solid-State Circuits Conference
vol. XLVI, pp. 116- 117

Koichiro Ishibashi, Takahiro Yamashita, Yukio Arima, Isao Minematsu, Tetsuya Fujimoto
2003/02

102 学会口頭発表
16.7fA/Cell tunnel-leakage-suppressed 16Mb SRAM for handling cosmic-ray-induced multi-errors
IEEE International Sold-State Circits Conference
vol. XLVI, pp. 302- 303

Kenichi Osada, Yoshikazu Saitoh, Eishi Ibe, Koichiro Ishibashi
2003/02

103 学会口頭発表
Design rule for frequency-voltage cooperative power control and its application to an MPEG-4 decoder
2002 Symposium on VLSI Circuits
P.P .216-217

K. Aisaka, T. Aritsuka, K. Ishibashi, H. Kawaguchi, S. Misaka, T. Sakurai, K. Toyama, K. Uchiyama
2002

104 学会口頭発表
0.4-V logic library friendly SRAM array using rectangular-diffusion cell and delta-boosted-array-voltage scheme
2002 Symposium on VLSI Circuits
P.P. 170-173

M. Yamaoka, K. Osada, and K. Ishibashi
2002

105 学会口頭発表
A V-driver circuit for lowering power of sub-0.1/spl mu/m bus
2002 Asia-Pacific ASIC
P.P. 267-270

Y. Arima, K. Ishibashi, T. Yamashita
2002

106 学会口頭発表
STARCにおける低電力技術開発
第6回システムLSIワークショップ
第6回システムLSIワークショップ

石橋孝一郎
2002

107 学会口頭発表
90-65nmテクノロジーに対応できるオンチップメモリは?
電子情報通信学会技術研究報告[集積回路]
ICD2002-15

石橋孝一郎、川嶋将一郎、平木充、中瀬泰伸、石井智之、杉林直彦、宮野信治
2002/04/12

108 学会口頭発表
Universal-Vdd 0.65-2.0V 32 kB cache using voltage-adapted timing-generation scheme and a lithographical-symmetric cell
2001 IEEE International Solid-state Circuits Conference
11.1, p.p. 168-169

K. Osada, J. Shin, M. Khan, Y. Liou, K. Wang, K. Shoji, K. Kuroda, S. Ikeda and K. Ishibashi
2001

109 学会口頭発表
CMOS process compatible ie-Flash (inverse gate electrode Flash) technology for system-on-a-chip
2001 CICC
P.P. 179-182

K. Ishibashi, S. Shukuri, K. Tanagisawa
2001

110 学会口頭発表
A system LSI memory redundancy technique using an ie-flash (inverse-gate-electrode flash) programming circuit
2001 Symposium on VLSI Circuits
P.P. 71-72

M. Yamaoka, K. Yanagiwawa, S. Shukuri, K. Norisue, and K. Ishibashi
2001

111 学会口頭発表
Low Power Memory
in the short course, 2001 SSDM(International Symposium on Solid-State Devices and Materials)
in the short course, 2001 SSDM

K. Ishibashi
2001

112 学会口頭発表
Substrate-Bias Techniques for SH4(未刊行論文)
in the short course, 2001 VLSI Circuit Symposium
in the short course, 2001 VLSI

K. Ishibashi
2001

113 学会口頭発表
CMOS process compatible ie-flash(inverse gate electrode flash) technology for system-on-a chip
2001 IEEE Custom Integrated Circuits Conference
2001 IEEE Custom Integrated Ci

Shoji Shukuri, Kazumasa Yanagisawa, Koichiro Ishibashi
2001/05

114 学会口頭発表
A 1000-MIPS/W microprocessor using speed adaptive threshold-voltage CMOS with forward bias
2000 IEEE International Solid-State Circuits Conference
25.6, P.P. 420-421

M. Miyazaki, G. Ono, T. Hattori, K. Shiozawa, K. Uchiyama, and K. Ishibashi
2000

115 学会口頭発表
Quantitative Study of SA-Vt CMOS Scheme Based on the Evaluation of Device Fluctuation
2000 International Conference on Solid State Devices and Materials
E-5-2

G. Ono, M. Miyazaki and K. Ishibashi
2000

116 学会口頭発表
A 3-cycle lock time delay-locked loop with a parallel phase detector for low power mobile systems
AP-ASIC '99. The First IEEE Asia Pacific Conference
P.P. 396-399

M. Miyazaki and K. Ishibashi
1999

117 学会口頭発表
A 18 μA-standby-current 1.8 V 200 MHz microprocessor with self substrate-biased data-retention mode.
1999 IEEE International Solid-state Circuits Conference
1999 IEEE International Solid-, P.P. 280-281

H. Mizuno, K. Ishibashi, T. Shimura, T. Hattori, S. Narita, K. Shiozawa, S . Ikeda and K.Uchiyama
1999

118 学会口頭発表
A 200 MHz 1.2 W 1.4 GFLOPS microprocessor with graphic operation unit
1998 IEEE International Solid-state Circuits Conference
SA18.1, P.P. 288-289

O. Nishii, F. Arakawa, K. Ishibashi, S. Nakano, T. Shimura, K. Suzuki, M. Tachibana, . Totsuka, T. Tsunoda, K. Uchiyama, T. Yamada, T. Hattori, H. Maejima, N. Nakagawa, S. Narita, M. Seki, Y. Shimazaki, R. Satomura, T. Takasuga and A. Hasegawa
1998

119 学会口頭発表
A delay distribution squeezing scheme with speed-adaptive threshold-voltage CMOS (SA-Vt CMOS) for low voltage LSls
1998 International Symposium on Low Power Electronics and Design
P.P 48-53

M. Miyazaki, H. Mizuno, and K. Ishibashi
1998

120 学会口頭発表
A noise-immune GHz-clock distribution scheme using synchronous distributed oscillators
1998 IEEE International Solid-state Circuits Conference
1998 IEEE International Solid-, P.P. 404-405

H. Mizuno and K. Ishibashi
1998

121 学会口頭発表
A Lean-power Gigascale LSI Using Hierarchical Vbb Routing Scheme With Frequency Adaptive Vt CMOS
1997 IEEE International Solid-state Circuits Conference
SP24.4, P.P. 402-403

K. Osada, H. Higuchi, K. Ishibashi, N. Hashimoto, K. Shiozawa
1997

122 学会口頭発表
The Design Of 300MIPS Microprocessor With A Full Associative TLB For Hand-held PC OS
1997 Symposium on VLSI Circuits
2-1, P.P. 9-10

K. Ishibashi, H. Higuchi, Y. Shimbo, F. Arakawa, O. Nishii, N. Nakagawa, H. Maejima, K. Osada, K. Norisue, R. Satomura, H. Aoki, Y. Shimazaki, K. Tanaka, T. Hattori, K. Shiozawa, K. Kudo, K. Uchiyama, S. Narita, J. Nishimoto, T. Nagano, S. Ikeda, K. Kuroda, T. Takeda, and N. Hashimoto
1997

123 学会口頭発表
A Lean-power Gigascale LSI Using Hierarchical V/sub bb/ Routing Scheme With Frequency Adaptive V/sub t/ CMOS
1997 Symposium on VLSI Circuits
P.P 95-96

H. Mizuno, M. Miyazaki, K. Ishibashi, Y. Nakagome, and T. Nagano
1997

124 学会口頭発表
A 1 V 100 MHz 10 mW cache using separated bit-line memory hierarchy and domino tag comparators
1996 IEEE International Solid-state Circuits Conference
P.P 152-153

H. Mizuno, N. Matsuzaki, K. Osada
1996

125 学会口頭発表
A cost-oriented two-port unified cache for low-power RISC microprocessors
1996 Symposium on VLSI CIrcuits
P.P. 72-73

H. Mizuno and K. Ishibashi
1996

126 学会口頭発表
A 6.93-μm2 n-gate full CMOS SRAM cell technology with high-performance 1.8-V dual-gate CMOS for peripheral circuits
1995 Symposium on VLSI Technology
2-3, P.P. 13-14

M. Minami, N. OhkiH. Ishida, T. Yamanaka, A. Shimizu, K. Ishibashi, A. Satoh, T. Kure, T. Nishida, and T. Nagano
1995

127 学会口頭発表
An automatic-power-save cache memory for low-power RISC processors
IEEE Symposium on Low Power Elevtronics and design 1995
P.P. 58-59

Y. Shimazaki, K. Ishibashi, K. Norisue, S. Narita, K. Uchiyama, T. Nakazawa, I. Kudoh, R. Izawa, S. Yoshioka, S. Tamaki, S. Nagata, I. Kawasaki, K. Kuroda
1995

128 学会口頭発表
A low-power single-chip microprocessor with multiple page-size MMU for nomadic computing
1995 Symposium on VLSI Circuits
P.P. 59-60

S. Narita, K. Ishibashi, S. Tachibana, K. Norisue, Y. Shimazaki, J. Nishimoto, K. Uchiyama, T. Nakazawa, K. Hirose, I. Kudoh, R. Izawa, S. Matsui, S. Yoshioka, M. Yamamoto, I. Kawasaki
1995

129 学会口頭発表
A 300 MHz 4-Mb wave-pipeline CMOS SRAM using a multi-phase PLL
1995 IEEE International Solid-state Circuits Conference
FA18.5, P.P. 308-309

K. Ishibashi, K. Komiyaji, H. Toyoshima, R. Minami, N. Ohki, H. Ishida, T. Yamanaka,T .Nagano, and T. Nishida
1995

130 学会口頭発表
A 6-ns 4-mb Cmos Sram With Offset-voltage-insensitive Current Sense Amplifiers
1994 Symposium on VLSI Circuits
10.1, P.P. 107-108

K. Ishibashi, K. Takasugi, K. Komiyaji, H. Toyoshima, T. Yamanaka, A . Fuk ami, N.Hashimoto, N. Ohki, A. Shimizu, T. Hashimoto, T. Nagano and T. Nishida
1994

131 学会口頭発表
A 12.5ns 16Mb CMOS SRAM
1993 Symposium on VLSI Circuits
12-4, P.P. 103-104

K. Ishibashi, K. Takasugi, T. Hashimoto and K. Sasaki
1993

132 学会口頭発表
A stacked split word-line (SSW) cell for low-voltage operation, large capacity, high speed SRAMs
IEDM Tech. Dig.
pp. 809- 812

Shuji Ikeda, Kyoichiro Asayama, Naotaka Hashimoto, Eri Fujita, Yasuko Yoshida, Atsuyosi Koike, Toshiaki Yamanaka, Koichiro Ishibashi, Satoshi Meguro
1993/12

133 学会口頭発表
A 1 V TFT-load SRAM using a two-step word-voltage method
1992 IEEE International Solid-state Circuits Conference
FA13.1, P.P. 206-207

K. Ishibashi, K. Takasugi, T. Hashimoto and K. Sasaki
1992

134 学会口頭発表
A 7 ns 140 mW 1 Mb CMOS SRAM with current sense amplifier
1992 IEEE International Solid-state Circuits Conference
FA13.2, P.P. 208-209

K. Sasaki, K. Ishibashi, K. Ueda, K. Komiyaji, T. Yamanaka, N.Hashimoto, H.T oyos him a,F .Kojima and A. Shimizu
1992

135 学会口頭発表
ポリPMOS負荷型メモリセルのソフトエラー耐性向上手法
1991年電子情報通信学会秋季大会
C-427

植田清治、佐々木勝朗、石橋孝一郎、山中俊明、日立製作所中央研究所
1991

136 学会口頭発表
A 1.7V Adjustable I/O Interface for Low Voltage Fast SRAMs
1991 Symposium on VLSI Circuits
10-4, P.P. 97-98

K. Ishibashi, K. Sasaki, T. Yamanaka, H. Toyoshima, and F. Kojima
1991

137 学会口頭発表
Low power, low voltage memories for portable electronics
1991 International Symposium on Technology, Systems, and Applications
P.P. 354-357

O. Minato, K. Ishibashi
1991

138 学会口頭発表
A 23 ns 4 Mb CMOS SRAM with 0.5 μA standby current
1990 IEEE International Solid-state Circuits Conference
TPM8.3, P.P. 130-131

K. Sasaki, K. Ishibashi, T. Yamanaka, K. Shimohigashi, N. Moriwaki, S. Honjo, S. Ikeda, A Koike, S, Meguro and O. Minato
1990

139 学会口頭発表
A 5.9 μm2 super low power SRAM cell using a new phase-shift lithography
1990 International Electron Devices Meeting
18.3.1, P.P. 477-480

T. Yamanaka, N. Hasegawa, T. Tanaka, K. Ishibashi, T. Hashimoto, A. Shimizu, N. Hashimoto, K. Sasaki, T. Nishida, and E. Takeda
1990

140 学会口頭発表
A 9 ns 1 Mb CMOS SRAM
1989 IEEE International Solid-state Circuits Conference
WAM2.5, P.P. 34-35

K. Sasaki, S. Hanamura, K. Ishibashi, T. Yamanaka, N. Hashimoto, T. Nishida, K. Shimohigashi, and S. Honjo
1989

141 学会口頭発表
An alpha-immune, 2V supply voltage SRAM using polysilicon PMOS load cell
1989 Symposium on VLSI Circuits
3-5, P.P. 29-30

K. Ishibashi, T. Yamanaka and K. Shimohigashi
1989

142 学会口頭発表
A 25 μm2, new poly-Si PMOS load (PPL) SRAM cell having excellent soft error immunity
1988 Electron Devices Meeting, Technical Digest, International
11-14, P.P. 48-51

T. Yamanaka, T. Hashimoto, N. Hashimoto, T. Nishida, A. Shimuzu, K. Ishibashi, Y. Sakai, K. Shimohigashi, E. Takeda
1988

143 学会口頭発表
シリサイドドレイン技術のSRAMへの応用
電子情報通信学会創立70周年記念総合全国大会
419

石橋孝一郎、湊修、増原利明、日立製作所中央研究所
1987

144 学会口頭発表
A 42ns 1Mb CMOS SRAM
1987 IEEE International Solid-state Circuits Conference
FAM19.6, P.P. 260-261

O. Minato, T. Sasaki, S. Honjo, K. Ishibashi, Y. Sasaki, N. Moriwaki, K. Nishimura, Y. Sakai, S. Meguro, M. Tsunematsu, and T. Masuhara
1987

145 学会口頭発表
Si permeable base transistor by metal/semiconductor hetero-epitaxy
1984 International Electron Devices Meeting
1984 International Electron De, 1984 International Electron Devices Meeting-

K. Ishibashi and S. Furukawa
1984

146 学会口頭発表
Formation of SPE-CoSi2 Submicron Line by Lift Off Using Selective Reaction
1984 International Conference on Solid-state Devices and Materials
A-2-6

K. Ishibashi and S. Furukawa
1984

147 学会口頭発表
Study on Formation of Solid-Phase-Epitaxial CoSi2 Films and Patterning Effects
1983 International Conference on Solid-state Devices and Materials
A-1-2, A-1-2-

K. Ishibashi, H. Ishiwara, and S. Furukawa
1983

148 シンポジウム
エレクトロニクス技術による省エネルギー化への貢献
第5回TAMA産学官金サミット


石橋孝一郎
2012/11

149 国際会議基調講演
IoT SENSOR TECHNOLOGIES TO ADDRESS ISSUES OF ASEAN REGION
RCCIE2017


Koichiro Ishibashi
2017/11/29
URL
150 国際会議基調講演
A Challenge to Perpetuum Computing using SOTB Technology
ACOMP 2013


Koichiro Ishibashi
2013/10

151 国際会議基調講演
Continuous Challenges for Ultra-Low Power LSI - Technologies, and Their Impact to ITC Societies
IEICE Vietnam Section Lecture Meeting on ICT and Inauguration Ceremony


Koichiro Ishibashi
2013/03

152 国際会議基調講演
Low Power Technologies and their impact on ITC Societies
The 2011 International Conference on Integrated Circuits and Devices in Vietnam


石橋孝一郎
2011/08

153 国際会議招待講演
Beat sensors for long life IoT applications
EuroSciCon Wireless and Printing Technology 2018


Koichiro Ishibashi
2018/09/17

154 国際会議招待講演
RF energy harvesting project using Super Steep Transistor on
SOI process
Wrok Shop on Low-power IC design techniques and applications(FIRST 2018)


Koichiro Ishibashi
2018/03/15

155 国際会議招待講演
Characteristics of 65nm SOTB technology and Low power LSI
design using the SOTB technology
Wrok Shop on Low-power IC design techniques and applications(FIRST 2018)


Koichiro Ishibashi
2018/03/15

156 国際会議招待講演
IoT Sensors for Monitoring Water and Applications in Vietnam
VACI2018


Koichiro Ishibashi
2018/03/04

157 国際会議招待講演
Beat Sensors IoT Technology Suitable for Energy Saving
ICDV2017


Koichiro Ishibashi, Ryohei Takitoge, Shohei Ishigaki
2017/10/05
URL
158 国際会議招待講演
Possibility of Super Steep Subthreshold Slope Devices for
High Efficiency RF Energy Harvesting of Ultra Low
Power Input
TJMW2017


Jiro Ida, Kenji Itoh, Koichiro Ishibashi
2017/06/14
URL
159 国際会議招待講演
Review of Steep Subthreshold Slope Devices and its possibility for

High Efficiency RF Energy Harvesting
VJMW2017


Jiro IDA,Kenji ITOH,Koichiro ISHIBASHI
2017/06/13
URL
160 国際会議招待講演
Advantages of Power and Temperature Beat Sensors for IoT Applications
VJMW 2017


Koichiro ISHIBASHI, Ryohei TAKITOGE , Shohei ISHIGAKI
2017/06/13
URL
161 国際会議招待講演
A 910nW Delta Sigma Modulator using 65nm SOTB Technology for
Mixed Signal IC of IoT Applications
IEEE International Conferenceon IC Design and Technology (ICICDT 2017)


Koichiro Ishibashi, Junya Kikuchi, and Nobuyuki Sugii
2017/05/23
URL
162 国際会議招待講演
Perpetuum-Mobile Sensor Network Systems using a CPU on 65nm SOTB CMOS Technology
ICDV 2014


Koichiro Ishibashi, Cong-Kha Pham, Nobuyuki Sugii
2014/11/14

163 国際会議招待講演
Adaptive Design of SRAM Memory Cells
International Electron Devices Meeting


K. Ishibashi
2007/12

164 国際会議招待講演
Adaptive body bias techniques for low power SOC
International Solid-State Circuits Conference


K. Ishibashi
2007/02

165 国際会議招待講演
Circuit Technologies for Reducing the Power of SOC and Issues on Transistor Models
International Electron Devices Meeting 2006 (IEDM 2006)


Koichiro Ishibashi, Shigeki Ohbayashi, Katsumi Eikyu, Motoaki Tanizawa, Yasumasa Tsukamoto, Kenichi Osada, Masayuki Miyazaki, and Masanao Yamaoka
2006/12

166 国内会議招待講演
エネルギーハーべスティングBestSensorと応用の可能性~低電力、低コスト、高精度IoTセンサの提案
集積回路研究会(ICD)


石橋孝一郎
2018/08/07

167 国内会議招待講演
Ultralow-Voltage Design and Technology of Silicon-on-Thin-Buried-Oxide (SOTB) CMOS for Highly Energy Efficient Electronics in IoT Era
2014 Symposia on VLSI Technology and Circuits


S. Kamohara, N. Sugii, Y. Yamamoto, H. Makiyama, T. Yamashita, T. Hasegawa, S. Okanishi, H. Yanagita, M. Kadoshima, K. Maekawa, H. Mitani, Y. Yamagata, H. Oda, Y. Yamaguchi, K. Ishibashi, H. Amano, K. Usami, K. Kobayashi, T. Mizutani, T. Hiramoto, Low-power Electronics Association & Project
2014/06/12

168 国内会議招待講演
ITの低電力技術の研究動向とLEAPプロジェクトにおける無限動作LSIへの挑戦
DAシンポジウム2012 -システムLSI設計技術とDA-


石橋孝一郎
2012/08

169 国内会議招待講演
スケーリング則から見た低電力技術とその方向
電子情報通信学会 集積回路研究会


石橋孝一郎
2012/01

170 その他講演
13th APT Telecommunication and ICT Development Forum (ADF-13) by APT
13th APT Telecommunication and ICT Development Forum (ADF-13) by APT


Koichiro Ishibashi
2016/08

171 その他講演
Designs of Ultra-Low-Power and Ultra-Low-Leakage
65nm-SOTB LSI for IoT Applications
IEEE S3S Conference 2015


Koichiro Isibashi
2015/10/05

172 その他講演
低電圧・低電力技術の最新動向



石橋孝一郎
2012/09